OC門(mén),又稱集電極開(kāi)路(漏極開(kāi)路)與非門(mén)門(mén)電路,Open Collector(Open Drain)。
為什么引入OC門(mén)?
實(shí)際使用中,有時(shí)需要兩個(gè)或兩個(gè)以上與非門(mén)的輸出端連接在同一條導(dǎo)線上,將這些與非門(mén)上的數(shù)據(jù)(狀態(tài)電平)用同一條導(dǎo)線輸送出去。因此,需要一種新的與非門(mén)電路--OC門(mén)來(lái)實(shí)現(xiàn)“線與邏輯”。
OC門(mén)主要用于3個(gè)方面:
1、實(shí)現(xiàn)與或非邏輯,用做電平轉(zhuǎn)換,用做驅(qū)動(dòng)器。由于OC門(mén)電路的輸出管的集電極懸空,使用時(shí)需外接一個(gè)上拉電阻Rp到電源VCC。OC門(mén)使用上拉電阻以輸出高電平,此外為了加大輸出引腳的驅(qū)動(dòng)能力,上拉電阻阻值的選擇原則,從降低功耗及芯片的灌電流能力考慮應(yīng)當(dāng)足夠大;從確保足夠的驅(qū)動(dòng)電流考慮應(yīng)當(dāng)足夠小。
2、線與邏輯,即兩個(gè)輸出端(包括兩個(gè)以上)直接互連就可以實(shí)現(xiàn)“AND”的邏輯功能。在總線傳輸?shù)葘?shí)際應(yīng)用中需要多個(gè)門(mén)的輸出端并聯(lián)連接使用,而一般TTL門(mén)輸出端并不能直接并接使用,否則這些門(mén)的輸出管之間由于低阻抗形成很大的短路電流(灌電流),而燒壞器件。在硬件上,可用OC門(mén)或三態(tài)門(mén)(ST門(mén))來(lái)實(shí)現(xiàn)。 用OC門(mén)實(shí)現(xiàn)線與,應(yīng)同時(shí)在輸出端口應(yīng)加一個(gè)上拉電阻。
3、三態(tài)門(mén)(ST門(mén))主要用在應(yīng)用于多個(gè)門(mén)輸出共享數(shù)據(jù)總線,為避免多個(gè)門(mén)輸出同時(shí)占用數(shù)據(jù)總線,這些門(mén)的使能信號(hào)(EN)中只允許有一個(gè)為有效電平(如高電平),由于三態(tài)門(mén)的輸出是推拉式的低阻輸出,且不需接上拉(負(fù)載)電阻,所以開(kāi)關(guān)速度比OC門(mén)快,常用三態(tài)門(mén)作為輸出緩沖器。
+++++++++++++++++++++++++++++++++++++
本文導(dǎo)航
- 第1頁(yè): 首頁(yè)
- 第2頁(yè): TTL和CMOS電平
- 第3頁(yè): 為什么引入OC門(mén)?
- 第4頁(yè): 什么是OC、OD?